O Trabalho consistia em construir um processador de 8 bits usando os conhecimentos adquiridos durante o curso de Circuitos Digitais. Dentre o que foi aprendido ao decorrer do semestre, podemos citar: funcionamento básico de circuitos combinacionais como somadores, multiplexadores, conceitos básicos sobre lógica combinacional como minitermos e maxitermos, mapas de karnaugh, delay de portas lógicas, entre outros. Também não podemos esquecer dos circuitos sequenciais: latches, flip flops, memórias e principalmente máquina de estados finitos, que foi essencial para a construção do "Simpleton".

O processador foi baseado no modelo hipotético criado pela UFRGS para ensinar os alunos da disciplina de Introdução à Arquitetura e Organização de Computadores criado pelo ilustre professor Raul Weber (i.m). Porém a versão implementada utilizando a linguagem de descrição de hardware verilog possui apenas 4 instruções em vez de 11. Sua máquina de estados utilizada para gerenciar todos os sinais de controle apresenta um funcionamento do tipo misto, Mealy e Moore, onde o sinal Mealy serve para remover o estado "HLT" desnecessário e controlar a ativação do registrador do PC.

O principal desafio foi transformar o conceito num diagrama de estados, para depois criar tabelas verdade e mapas de karnaugh para obter os próximos estados da máquina e também os sinais de controle com base no estado atual. O maior problema foi armazenar também um estado anterior, pois durante a busca do imediato era necessário memorizar a instrução que estava sendo executada, como LDA, STA ou ADD. A solução foi usar um tradutor fornecido pelo professor que converte os estados provenientes de 3 flip flops para estados utilizando apenas 2, armazenando assim a instrução que está sendo executada durante a busca do imediato.

A memória principal contém um programa bem básico que faz uso das 4 instruções. Ela foi criada utilizando minitermos, pois o simulador utilizado não tem a opção de fazer o upload de uma ROM ou qualquer outro periférico.

O simulador utilizado foi a Pianga Board, da in place, iniciativa de estudantes da universidade que é uma placa FPGA que compila o código e simula o funcionamento exato de outras placas semelhantes. Só foi necessário além do código verilog, uma descrição de todas as entradas e saídas num arquivo .pinout.

Ademais, segue em anexo outras informações sobre o processador, plataforma de desenvolvimento e etc.

Imagem 1: Tabela de instruções

| Código | Instrução | Comentário                    |
|--------|-----------|-------------------------------|
|        |           |                               |
| 0001   | STA end   | armazena acumulador - (store) |
| 0010   | LDA end   | carrega acumulador - (load)   |
| 0011   | ADD end   | soma                          |
|        |           |                               |
|        |           |                               |
|        |           |                               |
|        |           |                               |
|        |           |                               |
|        |           |                               |
| 1111   | HLT       | término de execução - (halt)  |

Imagem 2: Organização do processador



Imagem 3: Programa armazenado na ROM

| Address   | Content   | Comment           |
|-----------|-----------|-------------------|
| 0000 0000 | 0010 XXXX | LDA               |
| 0000 0001 | 0000 0111 | Address 0000 0111 |
| 0000 0010 | 0011 XXXX | ADD               |
| 0000 0011 | 0000 0111 | Address 0000 0111 |
| 0000 0100 | 0001 XXXX | STA               |
| 0000 0101 | 1000 0000 | Address 1000 0000 |
| 0000 0110 | 1111 XXXX | HLT               |
| 0000 0111 | 0000 0101 | Value 5           |

Imagem 4: Plataforma de desenvolvimento Pitanga





Imagem 6: Saídas da Parte Mealy

